# 卒業論文

# 光信号を用いた同期式回路のクロック分配法と 低クロックスキュー受光回路の検討

平成 12 年 2 月 23 日

# 指導教官 鈴木正國 教授

北川章夫助教授

秋田純一助手

深山正幸助手

# 提出者 中村公亮

# 目次

| 第1章         | はじめに               | 1  |
|-------------|--------------------|----|
| 1.1         | はじめに               | 1  |
| 1.2         | 本論文の構成             | 2  |
| <i>第2章</i>  | 光信号を用いたクロック分配方法    | 3  |
| 2.1         | 光信号を用いたクロック分配方法の原理 | 3  |
| 2.2         | 受光回路               | 6  |
| 2           | 2.1 受光部の検討         | 6  |
| 2           | 2.2 求められる性能        | 8  |
| 2           | 2.3 回路構成           | 9  |
| 2.3         | 光源                 | 19 |
| <b>第</b> 3章 | 受光回路のシミュレーション結果    | 22 |
| 3.1         | シミュレーション結果         | 22 |
| 3.2         | 製造工程でのばらつきの影響      | 25 |
| 3.3         | 光強度分布のばらつきの影響      | 26 |
| <i>第4章</i>  | まとめ                | 27 |
|             | 謝辞                 | 28 |
|             | 参考文献               | 29 |

### 第1章 はじめに

#### 1.1 はじめに

近年、集積回路技術において動作周波数の向上や微細加工が進歩してきた。 それにより小指の爪ほどの大きさにも満たないチップに、何百万、何千万とゆ う数のトランジスタを集積する LSI や VLSI が登場した。これらは我々のライ フスタイルや産業形態に計り知れないほど影響を与えている。日本で「産業の 米」、欧米で「産業の原油」と呼ばれるように、他のテクノロジーの追随を許さ ないものがある。

しかしその一方、配線長の増大や配線の複雑化にともなう配線抵抗などによって信号遅延の影響が起こり、その影響によって発生するクロックスキューが 問題となっている。図1にクロックスキューの概要を示す。

このクロックスキューがデータ信号の遅延時間より大きくなると、同期式回路が正常に動作しなくなる。このことが今後の更なる動作周波数の向上を妨げる要因となる。その現在の対策法としては配線長を等しくする H-Tree 法(図 2 参照)があるが、これには負荷容量の見積もりが必要でありクロックスキューの低減にも限界がある。





図1 クロックスキュー概略図

#### 図2 H Tree法の概略図

#### 1.2 本研究の構成

現在、同期式回路へのクロック分配に電気信号を用いているため信号遅延が 大きく、これがクロックスキューとなる。それに比べて光の伝搬速度は非常に 速いので、クロック分配に光信号を用いることにより、分配による信号遅延は かなり低減できると考えられる。

そこで本研究は光信号を用いてクロックスキューを低減するクロック分配方 法と、そのクロック受光部のための低クロックスキュー受光回路を検討する。

本論文の構成として、第2章では光信号を用いたクロック分配方法と題し、 その原理、及びこの方法で発生するクロックスキュー、この方法のメリットを 述べ、またこの方法を用いるうえでその構成要素となる受光回路や光源につい て検討する。第3章は第2章で検討した受光回路をHSPICEでシミュレーショ ンした結果及び考察、第4章で本研究を通してのまとめを書く。

# 第2章 光信号を用いたクロック分配方法

光信号をクロック分配に用いることによりクロックスキューが低減できる と考えられる。これはクロック分配による信号遅延を伝播速度が非常に速い 光を用いることで低減できると考えられるからである。

光信号を用いたクロック分配方法には、構成要素として光信号を用いてク ロックパルスを照射する光源、その得られた光信号を電気信号に変換し、後 に接続する回路を駆動するのに十分な電圧まで増幅する受光回路がある。こ の章では光信号を用いたクロック分配法の原理、受光回路、光源の順に検討 する。

#### 2.1 光信号を用いたクロック分配方法の原理



図3 光信号を用いたクロック分配方法の概要図

光信号を用いたクロック分配方法の概要図を図3に示す。構成要素として、 クロックパルス発生器を取り付けた光源と、光源の光を受けて後に接続する 回路を駆動するのに十分な出力電圧を得る受光回路がある。

分配方法としてまずパルス発生器で変調した光信号をクロックパルスとし て照射する。そして光源から発せられた光信号を受光回路の受光部が受ける。 そこで光信号は電気信号に変換され、そして変換された受光回路の増幅部で 後に続く回路の閾値をまたぐ出力電圧に増幅される。これにより光を照射し ないときを論理的に"0"、光を照射したときは"1"となり、後に接続する回 路にクロックを分配することができることとなる。

ここで次に、このクロック分配法で考えられるクロックスキューについて 検討する。クロックスキューとして考えられるのは、光源の真下にある受光 回路と一番遠くにある受光回路への光信号の到達時間の差によるものと、受 光回路のタイミング特性のずれによるものが考えられる。このときチップ上 にある各受光回路を同時に動作させれば、クロックスキューは光信号の到達 時間の差のみとなる。この場合のクロックスキューの値を図4を用いてクロ ックスキューを算出する。



図4 光信号の到達時間の差についての計算図

光信号の到達時間の差が最大となるのは、チップの端にある受光回路とチップの中央にある受光回路との差となる。このときの到達時間の差を *T<sub>max</sub>*とすると、

$$T_{max} = \frac{l}{c} - \frac{h}{c} \dots (1)$$

とあらわされる。チップと光源の距離(h)を 1[cm]とすると 1cm 角チップ の場合、 $T_{max}$ は 7.5[ps]となる。クロック周波数を 1[GHz]とすると、この場 合クロックスキューの割合は 0.75%となる。これより光信号を用いることに より大幅にクロックスキューを低減することができると考えられる。また式 (1)より / が大きいほど、チップの面積が小さいほど  $T_{max}$ は小さくなることが わかる。

またこのクロック分配法の他のメリットとしては単相クロックの場合、光 源1つで回路全体にクロックを分配することができることがあげられる。

# 2.2 受光回路

受光回路は大きく分けて 2 つの構成要素からなる。まず光源からの光信号を 電気信号に変換する受光部、そしてその得られた電気信号を後に接続する回路 を駆動するのに十分な出力電圧まで増幅する増幅部である。この節では受光部、 求められる受光回路の性能、受光回路の回路構成の順で検討をする。

#### 2.2.1 受光部の検討

光信号を電気信号に変換する基本的な受光素子としてフォトダイオードがあ げられる。図5にフォトダイオードの断面図と動作原理を示す。



図5 フォトダイオードの概略図と動作原理

フォトダイオードは、逆バイアスされた pn 接合ダイオードの逆方向電流が光 照射によって変化することを利用したものである。光は p 層、空乏層、n 層で 吸収され、伝導電子とホールが発生する。空乏層で発生したキャリアは電界に 引かれて p 層、n 層に向かって流れる。また、n 層で発生したホールは拡散でそ の領域内を流れて空乏層に入り、そこでドリフトして p 層に流れ込む。一方、p 層で発生した電子は同じような経過をたどって n 層に流れ込む。これにより光 電流が流れる。このとき光は空乏層で大部分が吸収される。

また吸収層を大きくとるものとして、p層とn層の間にi層(真性半導体)を 持った p·in フォトダイオードがある。特徴としては光吸収層として働く空乏層 が大きく、大きな光電流が得られること、空乏層容量が小さく高速動作に適し ていることである。よって微小電流を増幅し、かつ高速動作を必要とする本研 究では、受光回路の受光部には p·in フォトダイオードの方が適切である。 p·in フォトダイオードの断面図を図6に示す。



図6 prin フォトダイオードの断面図

しかし現在、大規模集積システム設計教育研究センター(VDEC)に協賛してい るベンダーの CMOS プロセスでは p-i-n フォトダイオードを作ることができな い。よってフォトダイオードに比較的大きな逆バイアスをかけることのより、 空乏層を広げて光吸収層を大きくし、空乏層容量を小さくすることで p-i-n フォ トダイオードの代わりとなるのではないかと考えられる 求められる受光回路の性能としては 2.1 節のクロックスキューのところでも 述べたが、各受光回路を同時に動作させるということがまずあげられる。受光 回路が同時に動作しない原因として同じ大きさのトランジスタを作ろうとした 場合でも、製造工程のばらつきで本来必要としている大きさとは異なるトラン ジスタができてしまうことが考えられる。この大きさのばらつきはトランジス タの面積に比例せずほぼ一定のであるので、この影響は面積の小さいトランジ スタをつくろうとすればするほど、影響が大きくなることとなる。だが受光回 路の性質上トランジスタの面積は小さくしなければならない。よってこの製造 工程のばらつきに対応する受光回路が必要となる。

もう1つの求められる性能としては、光源から得られる微小な電流を後に接続する回路を駆動するのに十分なほどの電圧値まで増幅することができることである。これは光があたっているときを論理的に"1"、あたってないときを"0"とするように増幅することで、後に接続する回路にクロックを分配できるようになる。

以前検討していた回路を図7に示す。増幅器にはカレントミラーを使用した。 また図8はフォトダイオードの等価回路である。





図7 以前検討した受光回路

図8 フォトダイオードの等価回路

m1 に流れる電流を I<sub>1</sub> と m2 と m3 に流れる電流を I<sub>2</sub> とする。m1 と m3 のゲ ート・ソース間電圧が等しいので

$$I_1 = K_{01} \frac{W_1}{L_1} (V_{GS} - V_{th1})^2 \dots (2)$$

$$I_2 = K_{02} \frac{W_2}{L_2} (V_{GS} - V_{th2})^2 \dots (3)$$

となる。ただし  $K_{01}$  と  $K_{02}$  は単位トランスコンダクタンスであり、キャリア の移動度を $\mu_1$ と $\mu_2$ 、ゲート酸化膜容量を  $C_{ox1}$  と  $C_{ox2}$  とすると

$$K_{01} = \frac{\mu_{1}C_{0x1}}{2}$$
$$K_{02} = \frac{\mu_{2}C_{0x2}}{2}$$

となる。ここで式(2),(3)において

$$\begin{split} \mathbf{K}_{01} &= \mathbf{K}_{02} \\ \mathbf{V}_{th1} &= \mathbf{V}_{th2} \end{split}$$

が成り立つとすると Ibは

$$I_2 = \frac{W_2}{L_2} \cdot \frac{L_1}{W_1} \cdot I_{a1} \dots (4)$$

よって適切なゲート幅、ゲート長を選ぶことにより、m2 と m3 に光電流より大きな電流を流すことができる。

そこで光が照射されたときと、光が照射されないときの m2 と m3 の電圧降下 の差を大きくすることにより、端子 b より大きな出力電圧を得る。

しかし図4の回路では生成される光電流が小さいために、光が"on"状態と"off" 状態の時に出力端子で得られる電圧値の差が小さくなる。よって CMOS インバ ータで波形整形、増幅を行うと増幅が急峻になるため、製造工程による素子パ ラメータのばらつきや光強度分布ばらつきには対応できない。 そこで図9に示す受光回路を検討した。



図9の回路の原理として、まずm1からm3までのn形MOSトランジスタが、 能動負荷として端子a1に電圧Va1を与える。そして得られた電位をm4とm5 からなるソースフォロアをバッファとしてもちいる。これはVBSを制御するこ とで、素子パラメータや光強度分布のばらつきに対応するためである。その後n 形MOSトランジスタのインバータを4段用いて徐々に増幅する。 初めにm1,m2,m3から構成される能動負荷について考察する。



図 10 能動負荷

各トランジスタのドレイン・ソース電流を  $I_d$ 、ゲート・ソース電圧を  $V_{GS}$ 、閾 値電圧を  $V_{th}$ 、ゲート幅を W、ゲート長を L、単位トランスコンダクタンス係数 を  $K_0$ 、各端子電圧を  $V_{a1}$ 、 $V_{a2}$ 、 $V_{a3}$ 、 $V_a$ とすると  $I_d$  は、

$$I_{d1} = K_{0a1} \frac{W_1}{L_1} (V_{GS1} - V_{th1})^2 \dots (5)$$

$$I_{d2} = K_{0a2} \frac{W_2}{L_2} (V_{GS2} - V_{th2})^2 \dots (6)$$

$$I_{d3} = K_{0a3} \frac{W_3}{L_3} (V_{GS3} - V_{th3})^2 \dots (7)$$

### となる。また

$$I_a = I_b = I_c$$
 ...(8)  
 $V_{GS1} = V_{a1} - V_{a2}$  ...(9)  
 $V_{GS2} = V_{a2} - V_{a3}$  ...(10)  
 $V_{GS3} = V_{a3}$  ...(11)  
が成り立つ。そして以下のように分けて $V_a$ を求める。

光を照射したとき
 このときは

 $I_a = I_b = Ic \neq 0$  ...(12) となるので、式(5)から式(12)より

$$V_{\rm GS1} = \sqrt{\frac{I_a}{K_0 \frac{W_1}{L_1}}} \qquad \dots (13)$$

$$\mathbf{V}_{\mathrm{GS2}} = \sqrt{\frac{\mathbf{I}_{\mathrm{a}}}{\mathbf{K}_{0}} \frac{\mathbf{W}_{2}}{\mathbf{L}_{2}}} \quad \dots (14)$$

$$V_{GS3} = \sqrt{\frac{I_a}{K_0 \frac{W_3}{L_3}}}$$
 ...(15)

となる。またここで単位トランスコンダクタンスは全て等しいものとした。

式(13)から式(15)より V<sub>a</sub>は

$$V_a = V_{\rm GS1} + V_{\rm GS2} + V_{\rm GS3}$$

$$=\sqrt{\frac{Ia}{K_0}} \cdot \left(\frac{1}{\sqrt{\frac{W_1}{L_1}}} + \frac{1}{\sqrt{\frac{W_2}{L_2}}} + \frac{1}{\sqrt{\frac{W_3}{L_3}}}\right) + V_{th1} + V_{th2} + V_{th3} \dots$$

(16)

となる。

(2)光を照射しないとき

このときは  $I_a = I_b = Ic = 0$  ...(17)

となるので式(5)から式(11)、そして式(17)より

$$\begin{split} V_{\rm BS1} &= V_{\rm th1} \quad \dots (18) \\ V_{\rm BS2} &= V_{\rm th2} \quad \dots (19) \\ V_{\rm BS3} &= V_{\rm th3} \quad \dots (20) \end{split}$$

となる。よって Vaは

$$V_a = V_{GS1} + V_{GS2} + V_{GS3} = V_{th1} + V_{th1} + V_{th1}$$
 ...(21)

#### となる。

よって式(17)と式(21)より端子 a での振幅の幅 Vaは

$$V_{a} = \sqrt{\frac{Ia}{K_{0}}} \cdot \left(\frac{1}{\sqrt{\frac{W_{1}}{L_{1}}}} + \frac{1}{\sqrt{\frac{W_{2}}{L_{2}}}} + \frac{1}{\sqrt{\frac{W_{3}}{L_{3}}}}\right) \dots (22)$$

となるので、m1,m2,m3のトランジスタの $\frac{W}{L}$ を小さく設定することで、より大きな振幅が得られることがわかる。

次に m4 と m5 からなるソースフォロアについて考察する。



図 11 ソースフォロワ

m3、m4 でのドレイン電流 Id は

$$I_{d4} = K_{04} \frac{W_4}{L_4} (V_a - V_b - V_{th4})^2 \dots (23)$$
$$I_{d5} = K_{05} \frac{W_5}{L_5} (V_{BS} - V_{th5})^2 \dots (24)$$

となる。ここで

$$\begin{split} \mathbf{K}_{04} &= \mathbf{K}_{05} = \mathbf{K}_{0} \\ \mathbf{V}_{th4} &= \mathbf{V}_{th6} = \mathbf{V}_{th} \end{split}$$

とすると、この2つのトランジスタに流れる電流は等しいので

$$K_0 \frac{W_4}{L_4} (V_a \cdot V_b \cdot V_{th})^2 = K_0 \frac{W_5}{L_5} (V_{BS} \cdot V_{th})^2$$
$$\sqrt{\frac{W_4}{L_4}} \cdot (V_a \cdot V_b \cdot V_{th}) = \sqrt{\frac{W_5}{L_5}} \cdot (V_{BS} \cdot V_{th}) \dots (25)$$

となる。式(3-3)より V<sub>b</sub> は

$$V_{b} = V_{a} - V_{th} - \frac{\sqrt{\frac{W_{5}}{L_{5}}}}{\sqrt{\frac{W_{4}}{L_{4}}}} \cdot (V_{BS} - V_{th})$$

$$= \mathbf{V}_{a} + \left(\frac{\sqrt{\frac{W_{5}}{L_{5}}}}{\sqrt{\frac{W_{4}}{L_{4}}}} - 1\right) \cdot \mathbf{V}_{th} - \frac{\sqrt{\frac{W_{5}}{L_{5}}}}{\sqrt{\frac{W_{4}}{L_{4}}}} \cdot \mathbf{V}_{BS} \dots (26)$$

# となる。ソースフォロワの入出力特性を図9に示す。



最後に n 形 MOS トランジスタのインバータを用いた増幅器について考察する。



図 13 n 形 MOS トランジスタのインバータ

m6、m7 が飽和領域で動作しているものとする。そのとき各トランジスタに ながれる電流 Ia は

$$I_{d6} = K_{06} \frac{W_6}{L_6} (V_{dd} - V_c - V_{th6})^2 \dots (27)$$
$$I_{d7} = K_{07} \frac{W_7}{L_7} (V_b - V_{th6})^2 \dots (28)$$

となり  $V_{e}$  と  $V_{d}$  が等しければ、また  $I_{d6}$  と  $I_{d7}$  には

$$I_{d6} = I_{d7}$$

が成り立つので、

$$K_{06} \frac{W_{6}}{L_{6}} (V_{dd} - V_{c} - V_{th6})^{2} = K_{07} \frac{W_{7}}{L_{7}} (V_{b} - V_{th6})^{2}$$

$$\sqrt{\frac{W_{6}}{L_{6}}} \cdot (V_{dd} - V_{c} - V_{th6}) = \sqrt{\frac{W_{7}}{L_{7}}} \cdot (V_{b} - V_{th6}) \dots (29)$$

$$V_{c} = V_{dd} - V_{th} - \frac{\sqrt{\frac{W_{7}}{L_{7}}}}{\sqrt{\frac{W_{6}}{L_{6}}}} \cdot (V_{b} - V_{th})$$

$$= \mathbf{V}_{dd} + \left(\frac{\sqrt{\frac{\mathbf{W}_{7}}{\mathbf{L}_{7}}}}{\sqrt{\frac{\mathbf{W}_{6}}{\mathbf{L}_{6}}}} - 1\right) \cdot \mathbf{V}_{th} - \frac{\sqrt{\frac{\mathbf{W}_{7}}{\mathbf{L}_{7}}}}{\sqrt{\frac{\mathbf{W}_{6}}{\mathbf{L}_{6}}}} \cdot \mathbf{V}_{b} \dots (30)$$

切片

傾き

となる。式(31)より $\frac{W_7}{L_7}$ を大きく、 $\frac{W_6}{L_6}$ を小さくすれば増幅が急峻になり、逆ならば増幅が緩やかになることがわかる。下に n 形 MOS トランジスタのインバータの入出力特性を示す。



図 14 n 形 MOS トランジスタのインバータの入出力特性

2.3 光源

光源に求められる性能として、クロック周波数に対応できることがあげられる。発光素子には発光ダイオードと半導体レーザなどがあるが、光信号をクロックとして用いることを考えると、応答速度が数 MHz から GHz オーダーと速い半導体レーザを用いるのが適当と考えられる。図 15 にダブルヘテロ接合レーザの概要図を示す。



図 15 ダブルヘテロ接合レーザの概要図とその光強度分布

レーザ発振の原理として、励起を増やしていくと誘導放出の割合が増す。す なわち、光の増幅利得が増幅する。増幅媒体は、ダブルヘテロ接合の狭いバン ド・ギャップ層である。広いバンド・ギャップ層をもつ n 形および p 形クラッ ク層から、それぞれ電子およびホールが注入され、活性層内に閉じ込められる。 よってわずかな電流で高い注入キャリア密度、すなわち高い利得が得られる。

光源のもうひとつの求められる性能として、チップ上の決められた位置にあ る受光回路に、適切な光電流を供給することがあげられる。しかし光源から照 射された光は、ある広がり角をもって照射される。ここで、光源とチップの距 離をL、光源の幅をD、光の波長を とすると

$$L > > \frac{D_2}{D_2}$$

が成り立つときフラウンホーファ回折が適用できる。いま光源の電界分布を g(x<sub>0</sub>,y<sub>0</sub>)を

$$g(x_0,y_0) = \begin{cases} A(定数) ... |x_0| \le \frac{a}{2} , |y_0| \le \frac{b}{2} \\ 0 ... 上記以外 \end{cases}$$

とすると、フラウンホーファ回折の振幅分布を $E(x_1,y_1)$ は

$$E(\mathbf{x}_{1},\mathbf{y}_{1}) = AabK_{0} \cdot exp\left(-jK\frac{\mathbf{x}_{1}^{2} + \mathbf{y}_{1}^{2}}{2L}\right) \cdot \frac{sin\left(\frac{a\mathbf{x}_{1}}{L}\right)}{\frac{a\mathbf{x}_{1}}{L}} \cdot \frac{sin\left(\frac{b\mathbf{y}_{1}}{L}\right)}{\frac{b\mathbf{y}_{1}}{L}} \qquad \dots (31)$$

となる。このとき光強度分布 I は I =  $|E|^2$  となるので式(31)より

$$\mathbf{I} = \mathbf{a}^{2}\mathbf{b}^{2}\mathbf{A}^{2}\mathbf{K}_{0}^{2} \cdot \operatorname{sinc}^{2} \left( \begin{array}{c} \mathbf{a}\mathbf{x}_{1} \\ \mathbf{L} \end{array} \right) \cdot \operatorname{sinc}^{2} \left( \begin{array}{c} \mathbf{b}\mathbf{y}_{1} \\ \mathbf{L} \end{array} \right) \quad \dots (32)$$

これより広がり角は

$$x = \frac{L}{a}$$
,  $y = \frac{L}{b}$  ...(33)

となる。

式(33)より求められた広がり角を低減するための方法として、光源にレンズを 取り付けるという方法があげられる。レンズを取り付けることにより広がり角 を抑え、チップ上の決められた位置にある受光部近傍だけに光を照射し、適切 な光電流を供給できると考えられる。

### 第3章 受光回路のシミュレーション結果

今回検討した受光回路について HSPICE を用いてシミュレーションを行った。 また製造工程での影響による素子パラメータのばらつきや、光源の光強度分布 のばらつきによる影響を考慮したときのシミュレーションも行った。

#### 3.1 シミュレーション結果



図 16 受光回路の等価回路

今回検討した受光回路の等価回路を図 16 に示す。フォトダイオードの光電流の電流値を 0.5[µA]、周波数を 50[MHz]、空乏層容量を 1.57[fF]とした。また

各トランジスタのゲート幅、ゲート長を図 12 中に示す。

上記の条件でシミュレーションした結果を図17に示す。



図17 受光回路の過渡応答特性

図 16 におけるトランジスタのパラメータの設定法について述べる。受光回路 には高速動作が求められるため、ゲート幅やゲート長をできるだけ小さくしな ければならない。しかし後述するように製造工程でのばらつきに対応するには ある程度これらを大きくしなければならない。よってこれらのことをもとにゲ ート幅、ゲート長の最小の値より順にシミュレーションすることにより最適の 値を設定した。

シミュレーションの結果から図 16 の出力端子から 1.9[V]の振幅を得ることが でいていることがわかる。またこの得られた出力電圧を矩形整形するために CMOS インバータを用いて波形整形をおこなったものが図 17(下)の特性となる。

この図と入力光電流の特性図をくらべると、入力光電流に比べてトランジスタ のスイッチング時間がある分多少遅延が発生しているが、光信号の"on"状 態、"off"状態に対応した出力電圧を得られていることがわかる。本研究では受 光回路によって生じるクロックシュキューを検討しているので、光入力電流よ り送れていても全ての回路が同時に動作すればよい。よって、光を照射したと きを論理的に"1"、照射しないときを"0"とすることにより後に接続する回路にク ロックを分配できることがわかる。

#### 3.2 製造工程でのばらつきの影響

集積回路上で素子を実現するプロセスの加工精度の限界が、素子の特性を偏 差させる要因となっている。これは MOS トランジスタのゲート幅、ゲート長な どの誤差の主な原因となっている。このような誤差は、加工精度の限界に起因 するため、ゲート長やゲート幅には依存しない。誤差の値はばらつくものの、 ある一定の範囲にあると考えられるので、ゲート幅やゲート長を大きくするこ とにより相対的な誤差を減らすことができる。しかし MOS トランジスタのサイ ズが大きくなるとトランジスタの容量が大きくなってしまうので、微小な信号 で充放電を行うには時間がかかってしまう。よって受光回路は製造工程でのば らつきの影響がなく、かつサイズを小さくしなければならない。

そこで今回、受光回路に外部端子を備えたソースフォロアを用いた。素子パ ラメータのずれを、外部端子を適切な値に設定することで低減する。

図 18 にゲート幅、ゲート長を 0.01[um]ずらしたときの特性を示す。また図 18 の a)は波形整形後の出力電圧の立ち上がり特性、b)は立下り特性である。



図 18 製造工程でのばらつきにおける出力電圧のタイミング特性

図 18 よりタイミング特性のずれは 130[ps]であることがわかる。今回光電流の周波数を 50[MHz]としたので、ずれの割合は 0.65%である。よって今回設計した受光回路は製造工程でのばらつきの影響に対応できるものであった。

#### 3.3 光強度分布のばらつきの影響

2章でも述べたように、光源からの光は広がり角をもっていて、光強度分布が ばらつくことが考えられる。図 19 に光強度分布のばらつきの影響による出力電 圧のタイミング特性を示す。光電流を  $0.41[\mu A]$ としたときのソースフォロワの 外部端子  $V_{BS}$ を 2.65[V]、光電流を  $0.4[\mu A]$ としたときの  $V_{BS}$ を 2.61[V]と設定 した。また図 19 の a)は波形整形後の出力電圧の立ち上がり特性、b)は立下り特 性である。



図 19 光強度分布のばらつきにおける出力電圧のタイミング特性

図 19 より光強度分布の影響によるタイミング特性のずれを 100[ps]程度とす る場合、光強度分布のずれがもたらす光電流の値を 0.41[µA]以上とすることが 必要である。光強度分布はガウス分布になることが知られている。よって光電 流が 0.41[µA]以上となる光強度を用いることが必要である。

### 第4章 まとめ

本研究では、光信号を用いた同期式回路のクロック分配法と、その低クロッ クスキュー受光回路について検討した。また受光回路については HSPICE を用 いてシミュレーションを行った。これらの結果から、今回検討した受光回路は 光信号の"オン"状態、"オフ"状態に対応した電圧値が得られることがわかった。 また製造工程でのばらつきによる影響による素子パラメータのずれを 0.01[um] と仮定したとき、今回検討した受光回路はこれに対応するものであった。光強 度分布のばらつきに対応するには、光電流のばらつきを 0.41[µA]以上にするこ とが求められることがわかった。

2章の仮定でも用いた、1cm 角チップから1cm の高さにある光源により光信 号をクロックパルスとして照射したとすると、クロックスキューは100[ps]程度 となる。よって光信号を用いたクロック分配法を用いることにより、クロック スキューを大幅に低減できると考えられる。 謝辞

本研究を行うにあたり、指導教官としてご指導いただきました故 鈴木 正國 教授、北川 章夫 助教授、秋田 純一 助手、深山正幸助手に深く感謝いたしま す。私生活面、研究室行事などでお世話になった柿本芳雄技官に深く感謝いた します。

共同研究者として研究、及び学生生活においてご指導、ご協力いただいた、 博士過程前期1回生の藤田隼人さんに深く感謝いたします。また研究、及び学 生生活においてご指導、ご協力いただいた、博士過程前期2回生の小川明宏さ ん、高瀬信二さん、中橋憲彦さん、早川史人さん、博士過程前期1回生の今井 豊さん、数馬晋吾さん、藤田隼人さん、水野浩樹さん、渡辺 晃さんに深く感 謝いたします。そして、研究室生活をよりよく、有意義なものにしていただい た、笠井稔彦くん、佐々木勝光くん、大門慎治くん、高松直樹くん、辻川隆俊 くん、遠山治くん、蓮達弘くん、水木誠くんに深く感謝いたします。

最後に昨年12月24日に逝去された故 鈴木 正國 教授には研究面や私生活面 で、ご指導、ご協力いただきました。ここで深く感謝するとともに、ご冥福を お祈りします。

どうもありがとうございました。

### 参考文献

- 高木茂孝 著 MOS アナログ電子回路
- (2) 電子情報通信学会 編 半導体デバイス
- (3) 岸野正剛 著 半導体デバイスの基礎