WGexの使い方/スタンダードセル
をテンプレートにして作成
[
トップ
] [
新規
|
一覧
|
単語検索
|
最終更新
|
ヘルプ
]
開始行:
#pcomment(reply)
(2015/1/20:akita)
論理回路を、ささっとつくるのに、インバータとかNANDゲート...
ついでに、大きさがそろっていて、並べてぴたっとつながると...
というわけで、こういう部品としての論理ゲート(スタンダー...
まず、特性を調整しておきます。
pMOSとnMOSのサイズで、インバータの特性が決まります。
WGexの使い方、のところでつくったインバータの入出力特性(DC...
#ref(./inv_dc1.png,20%)
出力が0Vにさがるのが、中央よりちょっと左側にきています。...
というわけで、pMOSのサイズ(ゲート幅)を変えながらシミュレ...
#ref(./inv_dc2.png,20%)
これでだいたい中央に来ました。というわけでこのnMOS/pMOSの...
(シミュレーションに使っているMOSトランジスタのモデルがど...
ただし汎用性をもたせるために、ML2は、スタセルの中では使わ...
こちらにまとめておいておきますので、ご参照ください。
一通りシミュレーションはしているつもりですが、もしバグが...
%% https://github.com/akita11/mklsi/tree/master/StdCell %%
(2016/3/21:akita) ver2ルール(北九州&Phenitec共用)にあわ...
終了行:
#pcomment(reply)
(2015/1/20:akita)
論理回路を、ささっとつくるのに、インバータとかNANDゲート...
ついでに、大きさがそろっていて、並べてぴたっとつながると...
というわけで、こういう部品としての論理ゲート(スタンダー...
まず、特性を調整しておきます。
pMOSとnMOSのサイズで、インバータの特性が決まります。
WGexの使い方、のところでつくったインバータの入出力特性(DC...
#ref(./inv_dc1.png,20%)
出力が0Vにさがるのが、中央よりちょっと左側にきています。...
というわけで、pMOSのサイズ(ゲート幅)を変えながらシミュレ...
#ref(./inv_dc2.png,20%)
これでだいたい中央に来ました。というわけでこのnMOS/pMOSの...
(シミュレーションに使っているMOSトランジスタのモデルがど...
ただし汎用性をもたせるために、ML2は、スタセルの中では使わ...
こちらにまとめておいておきますので、ご参照ください。
一通りシミュレーションはしているつもりですが、もしバグが...
%% https://github.com/akita11/mklsi/tree/master/StdCell %%
(2016/3/21:akita) ver2ルール(北九州&Phenitec共用)にあわ...
ページ名: